收发器系统硬件组成
每一路高速收发器包括发送器和两个通道,发送器和都是由物理编码子层(PCS,p场si-cal coding sublayer)与物理介质附加子层(PMA , physi-cal media additional sublayer)两部分组成。PCS包括兼容所支持协议的收发器中的数字功能的硬核逻辑实现,发送通道包括相位补偿FIFO、字节串行器、8B/10B编码器等模块;接收通道包括字对齐器、速率匹配FIFO,8B/10B、字节解串器、字节排序器、相位补偿FIFO等模块。PMA包括I/O缓冲器的模拟电路、CDR、串行器/解串器(SER/DES以及用于优化串行数据通道性能的可编程预加重与均衡。设备收发器通道工作时,FPGA架构中的输出并行数据通过发送器PCS和PMA进行传输,终转化为串行数据发送出去。接收到的输人串行数据通过PMA和PCS的处理以串行数据格式传输到FP以架构内部中,进行下一步的处理。
485收发器
RS-485是一种常见的差分信号标准,常见于多点数据传输,这个标准定义了收发端的信号电气特性。由于其可靠性高,RS-485常见于工业及通信市场的应用,在信号完整性方面RS-485有着自身的优势。
首先,双绞线常见用于RS-485通信,帮助抑制辐射噪音,在传输过程中耦合到传输线上外部的噪音将以共模噪音的方式体现,共模噪音会在接收端被收发器抑制。其次,电磁干扰在RS-485差分信号传输中也会被相互抵消,RS-485标准要求在发送端收发器可以在54Ω负载下驱动至少1.5V的差分电压,这可以保证信号在长距离传输中,在接收端也能被正确解读。同时,RS-485标准要求收发器工作在-7~+12V共模电压范围内,从而帮助在收发端较大的信号地电势差异下也可以确保信号的完整性。
485收发器
对功耗有要求且通信距离较长的情况
一般在一个位的中间时间对信号进行采样,由于低通信速度的情况下,每一个位的时间较长,所以在到达采样点时反射信号已被消耗掉,对通信已无影响。RSM485ECHT在1200m 9600bps不加终端电阻首端和末端的波形如图8和图9所示,可以看出反射信号在到达每一个位中间前就已经被消耗掉了。
以上信息由专业从事175度高温rs485通信公司的北京启尔特于2025/3/1 9:08:49发布
转载请注明来源:http://beijing.mf1288.com/rong1012-2845164078.html