收发器关键技术
信号完整性收发器中的锁相环(PLL , phase locked loop ) , CDR(clock and data recovery) ,8B/10B编等各个混合信号模块设计中有模拟信号,如PLL中的压控振荡器,也有数字信号,如PLL中的分频器等。在一个芯片中,同时存在模拟和数字信号,容易产生电源同步噪声、地反弹和信号串扰。并且收发器的更高数据率意味着非理想的传输线效应会使布线更加困难,各层中的铜线会产生“趋肤效应”,高频信号掠过导体的表面,增加了信号衰减。
485收发器
为隔离型RS-485节点构造隔离型电源有几种可选的方法;解决方案须视具体的应用需要而定。
一个选择是使用TI SN6501这样的变压器驱动器,此种驱动器可用于具有次级侧变压器和整流低压差稳压器(LDO)的推挽式配置。SN6501的功率高达1.5W,可作为隔离型电源。此设备具有高度灵活性,几乎可用在所有应用中。这是因为变压器匝数比能使电源提供必要的隔离电压和输出电压。如果需要为其他设备提供隔离电源,则可使用SN6505而不是SN6501,获得高达5W的输出功率。SN6505具有额外的保护特性,例如过载和短路、热关断、软启动和压摆率控制等,方便设计人员构筑健全的解决方案。
485收发器
降低了驱动信号的幅值
RS-485总线上的负载越大,RS-485收发器输出差分电压幅值越低,RSM485ECHT在5m,500kbps的情况下不加终端电阻和加终端电阻的波形如图3和图4所示,可以看出驱动信号在增加终端电阻后降低了2V左右。
增大了通信线上的压降
增加终端电阻使通信线缆上的电流增大,产生了较大的压差,降低了接收端的信号幅值。RSM485ECHT在1200m,115.2kbps首端和末端的信号波形如图5和图6所示(0.75mm2通信线),末端信号与首端信号相比下降了0.7V左右。
以上信息由专业从事300度高温rs485总线批发的北京启尔特于2024/12/22 4:12:14发布
转载请注明来源:http://beijing.mf1288.com/rong1012-2827540073.html